欧美亚洲日本国产一区三欧美,国产日韩久久久久精品影院多少集,4HU永久免费入口,香蕉丝瓜草莓秋葵小猪芭乐茄子无限次数

PCB設(shè)計(jì)中的阻抗匹配與0歐電阻根據(jù)接入方式的阻抗匹配

2013
10/22
本篇文章來自
捷多邦

阻抗匹配阻抗匹配是指信號源或者傳輸線跟負(fù)載之間的一種合適的搭配方式。根據(jù)接入方式阻抗匹配有串行和并行兩種方式;根據(jù)信號源頻率阻抗匹配可分為低頻和高頻兩種。

高頻信號一般使用串行阻抗匹配。串行電阻的阻值為20~75Ω,阻值大小與信號頻率成正比,與PCB設(shè)計(jì)中走線寬度成反比。在嵌入式系統(tǒng)中,一般頻率大于20M的信號且PCB走線長度大于5cm時(shí)都要加串行匹配電阻,例如系統(tǒng)中的時(shí)鐘信號、數(shù)據(jù)和地址總線信號等。串行匹配電阻的作用有兩個(gè):

減少高頻噪聲以及邊沿過沖。如果一個(gè)信號的邊沿非常陡峭,則含有大量的高頻成分,將會(huì)輻射干擾,另外,也容易產(chǎn)生過沖。串聯(lián)電阻與信號線的分布電容以及負(fù)載輸入電容等形成一個(gè)RC電路,這樣就會(huì)降低信號邊沿的陡峭程度。

減少高頻反射以及自激振蕩。當(dāng)信號的頻率很高時(shí),則信號的波長就很短,當(dāng)波長短得跟傳輸線長度可以比擬時(shí),反射信號疊加在原信號上將會(huì)改變原信號的形狀。如果傳輸線的特征阻抗跟負(fù)載阻抗不相等(即不匹配)時(shí),在負(fù)載端就會(huì)產(chǎn)生反射,造成自激振蕩。PCB板內(nèi)走線的低頻信號直接連通即可,一般不需要加串行匹配電阻。

the end
800026481
400-852-8880
掃一掃,關(guān)注微信公眾號立即了解計(jì)價(jià)、生產(chǎn)進(jìn)度、訂單消息。